基于源耦合邏輯的正交二分頻器設計 | |
所屬分類:參考設計 | |
上傳者:aet | |
文檔大小:490 K | |
標簽: IC設計軟件 | |
所需積分:0分積分不夠怎么辦? | |
文檔介紹:設計了一種基于源級耦合結構的正交二分頻電路,由兩個完全相同的源級耦合D觸發器級聯構成,交替工作于觸發和鎖存模式。對傳統的源級耦合結構做了適當改進,采用動態負載,通過對PMOS管的開關控制很好地解決了電路工作速度和輸出擺幅間的矛盾;且時鐘開關PMOS和NMOS采用不同直流偏置,便于低電源電壓下直流工作點的選取。采用TSMC 0.18 μm RF CMOS工藝進行仿真驗證。實驗結果表明,分頻器在1.92 GHz輸入時鐘頻率下能正常實現正交二分頻,有較寬的鎖定范圍,且在3 V電源電壓下功耗僅為1.15 mW。 | |
現在下載 | |
VIP會員,AET專家下載不扣分;重復下載不扣分,本人上傳資源不扣分。 |
Copyright ? 2005-2024 華北計算機系統工程研究所版權所有 京ICP備10017138號-2