基于FPGA的多路SGMII接口以太網設計與測試 | |
所屬分類:技術論文 | |
上傳者:wwei | |
文檔大小:6459 K | |
標簽: FPGA SGMII 以太網 | |
所需積分:0分積分不夠怎么辦? | |
文檔介紹:嵌入式處理器受功耗、尺寸、成本限制,一般集成1個或2個以太網控制器,不能滿足某些特定現場對多路以太網數據同時傳輸的需求。提出一種基于現場可編程門陣列(FPGA)的以太網設計,利用FPGA高速、并行處理優勢,集成的串行/解串器(SerDes)資源情況,擴展出多路以太網接口進行數據同時收發。與外部物理層(PHY)芯片通信采用串行以太網(SGMII)接口,可以有效減少印制線路板(PCB)尺寸和布線數量。提出一種針對底層鏈路傳輸可靠性的多級測試方法,最終通過上板調試驗證,12路以太網接口在1 000 Mb/s速率下傳輸穩定、數據無誤碼。 | |
現在下載 | |
VIP會員,AET專家下載不扣分;重復下載不扣分,本人上傳資源不扣分。 |
Copyright ? 2005-2024 華北計算機系統工程研究所版權所有 京ICP備10017138號-2