局部動態可重構FPGA進程式調度系統設計與實現 | |
所屬分類:技術論文 | |
上傳者:zhoubin333 | |
文檔大小:3595 K | |
標簽: FPGA 動態重構 局部重構 | |
所需積分:0分積分不夠怎么辦? | |
文檔介紹:針對6G時代多樣的邊緣計算要求,基于FPGA上的可重構技術可以實現更低的時延同時提供多樣性的服務。基于局部動態重配置的思路,使用ICAP接口對FPGA資源進行重新配置,從而實現FPGA邏輯上的局部動態可重構方案。借鑒操作系統中軟件進程管理的思想,基于Linux操作系統中引入硬件進程的概念,這樣可以將一整塊FPGA資源劃分為多個小的FPGA資源塊,每一個小的可重構的FPGA資源塊都可以抽象成為一個硬件進程,硬件進程實際并不運行在CPU上而是運行在FPGA邏輯資源區域中,在操作系統上只是硬件進程的軟件語言描述。由此,設計出CPU加FPGA的硬件方案來實現局部可重構系統,并在Xilinx公司Zynq系列芯片上進行了驗證,將FPGA硬件資源進行進程式調度以及資源分配,大大提高了FPGA硬件資源的利用率以及靈活性。 | |
現在下載 | |
VIP會員,AET專家下載不扣分;重復下載不扣分,本人上傳資源不扣分。 |
Copyright ? 2005-2024 華北計算機系統工程研究所版權所有 京ICP備10017138號-2