《電子技術(shù)應(yīng)用》
您所在的位置:首頁 > 可編程邏輯 > 設(shè)計應(yīng)用 > 基于FPGA的雷達A式顯示電路設(shè)計
基于FPGA的雷達A式顯示電路設(shè)計
2022年電子技術(shù)應(yīng)用第8期
阮成肖
江蘇自動化研究所,江蘇 連云港222061
摘要: 為了實現(xiàn)對雷達顯示技術(shù)的優(yōu)化與升級,設(shè)計實現(xiàn)了一種基于FPGA的雷達A式顯示電路,采用FPGA集成雷達顯示IP核實現(xiàn)雷達前端信號的采樣、處理及顯示。該設(shè)計利用FPGA芯片龐大的可編程邏輯單元以及豐富的成熟IP核的優(yōu)勢,實現(xiàn)了單片邏輯芯片實現(xiàn)雷達輸入信號的接收、采樣、變換以及顯示的功能,簡化了以往雷達顯示電路的硬件結(jié)構(gòu),降低了信號的顯示延遲,整體提升雷達顯示性能。同時該設(shè)計可以通過進一步修改內(nèi)部IP核實現(xiàn)其他雷達顯示方式,使其具備硬件設(shè)備的通用性和可擴展性。
中圖分類號: TN952
文獻標(biāo)識碼: A
DOI:10.16157/j.issn.0258-7998.229987
中文引用格式: 阮成肖. 基于FPGA的雷達A式顯示電路設(shè)計[J].電子技術(shù)應(yīng)用,2022,48(8):24-28.
英文引用格式: Ruan Chengxiao. Design of radar A-display circuit based on FPGA[J]. Application of Electronic Technique,2022,48(8):24-28.
Design of radar A-display circuit based on FPGA
Ruan Chengxiao
Jiangsu Automation Research Institute,Lianyungang 222061,China
Abstract: In order to optimize and upgrade radar display technology, a radar A-display circuit based on FPGA is designed and implemented in this paper. The FPGA integrated radar display IP core is used to realize the sampling, processing and displaying of radar front-end signals. The design takes advantage of the huge programmable logic unit of the FPGA chip. The rich mature IP cores realize the functions of receiving, sampling, transforming and displaying the radar input signal of the single-chip logic chip. It simplified the hardware structure of the previous radar display system, reduced the display delay of the signal, and improved the radar display performance. At the same time, the design can realize other radar display methods by further modifying the internal IP core, so that it has the versatility and scalability of hardware devices.
Key words : FPGA;IP core;radar video;display technology

0 引言

    隨著電子設(shè)備的飛速發(fā)展,雷達技術(shù)也取得了跨越式發(fā)展,當(dāng)前的雷達視頻顯示技術(shù)已不能滿足人們的需求。特別是對雷達終端顯示的可操作性、分辨率,以及顯示的內(nèi)容和層次提出了更高的要求[1]。雷達顯示技術(shù)主要用來顯示雷達所獲得的目標(biāo)信息和情報[2],完成顯示雷達回波、雷達狀態(tài)等信息,是雷達系統(tǒng)的重要組成部分[3]。傳統(tǒng)的雷達顯示技術(shù)主要基于結(jié)構(gòu)復(fù)雜的專用硬件設(shè)備,價格昂貴,移植性差,通用性不夠理想,功能有限且開發(fā)升級周期較長[4]。隨著現(xiàn)代雷達的發(fā)展,如何依據(jù)最新的芯片技術(shù)提高雷達顯示性能是雷達顯示的基本要求。本文分析原有雷達顯示技術(shù)的不足,針對雷達的A式顯示,提出了一種基于FPGA的雷達A式顯示電路設(shè)計,實現(xiàn)對目標(biāo)回波信號的采集、存儲及實時顯示[5-6]。利用現(xiàn)場可編程芯片龐大的邏輯單元以及越來越豐富的免費IP核,將雷達A式顯示的全部功能置于一片F(xiàn)PGA中[7-8],完成單片F(xiàn)PGA可以實現(xiàn)雷達前端信號的分選、采樣、數(shù)值變換、波門疊加、線存、幀存、像素變換等功能。




本文詳細(xì)內(nèi)容請下載:http://www.j7575.cn/resource/share/2000004644




作者信息:

阮成肖

(江蘇自動化研究所,江蘇 連云港222061)




wd.jpg

此內(nèi)容為AET網(wǎng)站原創(chuàng),未經(jīng)授權(quán)禁止轉(zhuǎn)載。
主站蜘蛛池模板: 精品久久久久不卡无毒 | 国产不卡的一区二区三区四区 | 日韩欧美在线观看一区 | 久久精品国产亚洲婷婷 | 你懂的在线视频观看 | 高清国产精品久久 | 日韩日日日 | 香蕉久久一区二区不卡无毒影院 | 99视频精品免费99在线 | 日韩视频在线观看一区 | 日本高清中文字幕一区二区三区 | 婷婷六月综合 | 婷婷丁香激情五月 | 91粉嫩萝控精品福利网站 | 国产成人久久综合漫画 | 美女午夜色视频在线观看 | 777奇米影视视频在线播放 | 国语视频在线观看免费 | 日韩精品久久久久久 | riav久久中文一区二区 | aaa级精品久久久国产片 | 高清欧美不卡一区二区三区 | 黄色网五月天 | 国产成人一区二区三区高清 | 激情影院在线播放 | 午夜国产在线 | 五月婷婷电影网 | 狠狠五月 | 久久精品一区二区三区资源网 | 男女做视频网站免费观看 | 国产无套露脸视频在线观看 | 国产一级在线视频 | 男女试看120秒 | 国产女人成人精品视频 | 精品国产亚洲人成在线 | 亚洲婷婷综合网 | 成人黄色在线观看 | 国内在线视频 | 欧美国产精品va在线观看 | 国产aⅴ精品一区二区三区久久 | 国外欧美一区另类中文字幕 |