自 2010 年完成 PCI Express 3.0 標準的制定工作之后,PCI 特別興趣小組(PCI-SIG)又在 2017 年底發布了 PCIe 4.0 標準,將 PCIe 3.0 的帶寬翻了一倍。然而 PCIe 4.0 發布才不到兩年,該小組又決定加速推進 PCIe 5.0 的制定工作了。最新消息是,PCI-SIG 剛剛完成了 PCIe 5.0 規范制定工作。
盡管 PCIe 4.0 才剛剛在消費級主板(AMD 銳龍 3000 處理器 / X570 芯片組)上出現,但 PCIe 5.0 卻在短短兩年時間內,將 PCI Express 的硬件理論帶寬又一次翻倍。
作為 PCIe 4.0 標準的簡單擴展,PCIe 5.0 已能夠實現 64GB/s 的數據傳輸(x16 插槽)。即便是最小細分規格的 PCIe 5.0 x1 接口,也能夠實現 4GB/s 的傳輸速率。
對于設備制造商來說,PCIe 5.0 的更高傳輸速率,使得它們能夠以更少的通道來滿足實際的使用需求,為未來設計帶來更簡單的平衡。
例如,以太網(Ethernet)和固態硬盤(SSD)等較慢的硬件,可以通過更少的 PCIe 通道來實現。此外 PCIe 5.0 的物理層,能夠成為將來實現其它互聯的基石。
值得一提的是,英特爾即將推出的 Compute eXpress Link(CXL)高速緩存一致性互聯架構,也將基于 PCIe 5.0 打造。
當然,鑒于 PCIe 4.0 從標準制定完成到消費級產品的面世,中間都隔了差不多 2 年時間。想要讓信號復雜度更高的 PCIe 5.0 走入尋常百姓家,顯然可能需要更多的時間。
即便 PCIe 5.0 能夠快速完成開發周轉,我們也不大可能在 2021 年前接觸到相關產品。
最后,PCI-SIG 將于 6 月 18 日舉辦年度開發者大會,屆時我們有望獲悉更多有關 PCIe 5.0 的安排。