近日,美國麻省理工學院(MIT)和芝加哥大學的研究人員開發了一種新技術,可以讓芯片按照預定的設計和結構自行組裝。
這項技術有望進一步推進有著50年歷史的“摩爾定律”,從而繼續壓縮計算設備的成本。該研究項目的重點是在芯片上自行組裝線路,而這恰恰是芯片制造行業最大的挑戰之一。
有了這種技術,就不必像現有的方式那樣在硅片上蝕刻細微特征,而是可以利用名為嵌段共聚物(block copolymer)的材料進行擴張,并自行組裝成預定的設計和結構。
MIT化學工程系教授卡倫·格里森(Karen Gleason)表示,這種自組裝技術需要向現有的芯片生產技術中增加一個步驟。
現在的生產技術要利用長波光在硅晶圓上燒制出電路形態。目前的芯片需要采用10納米工藝,但很難使用同樣的波長填滿更小的晶體管。EUV光刻技術有望降低波長,在芯片上蝕刻出更細微的特征。這種技術有望實現7納米工藝,但即便已經投資了數十億美元研發資金,這種技術依然很難部署。
MIT認為,他們的新技術很容易融入現有生產技術,無需增加太多復雜性。該技術可以應用于7納米生產工藝,有關這項技術的論文已于本周發表在《Nature Nanotechnology》期刊上。
本站內容除特別聲明的原創文章之外,轉載內容只為傳遞更多信息,并不代表本網站贊同其觀點。轉載的所有的文章、圖片、音/視頻文件等資料的版權歸版權所有權人所有。本站采用的非本站原創文章及圖片等內容無法一一聯系確認版權者。如涉及作品內容、版權和其它問題,請及時通過電子郵件或電話通知我們,以便迅速采取適當措施,避免給雙方造成不必要的經濟損失。聯系電話:010-82306118;郵箱:aet@chinaaet.com。